ams, 0.35μm 아날로그 반도체 특수 공정용 iPDK 발표
상태바
ams, 0.35μm 아날로그 반도체 특수 공정용 iPDK 발표
  • 이나리 기자
  • 승인 2016.03.22 17:01
  • 댓글 0
이 기사를 공유합니다

ams가 0.35μm 아날로그 반도체 특수 공정을 위해 상호운영이 가능한 프로세스 디자인 킷인 iPDK (interoperable process design kit)를 자사 최초로 출시했다고 밝혔다.

iPDK는 오픈액세스(OpenAccess) 데이터베이스를 기반으로 하며 표준언어 뿐 아니라 통합 아키텍처를 사용해 다양한 EDA 벤더 툴과 상호운영성을 구현한다.

새로운 iPDK v4.10은 아날로그 집약적인 혼성 신호 분야에서 경쟁이 치열한 제품의 타임투마켓 전략을 상당히 개선시킨다. 매우 정밀한 시뮬레이션 모듈을 비롯해 프로그래밍 언어 파이썬(Python)이 기반인 PyCells(parametrized device layout)을 활용한 포괄적인 설계 환경은 반도체에 대한 검증된 방법을 제시한다.

▲ iPDK는 오픈액세스(OpenAccess) 데이터베이스를 기반으로 하며 표준언어 뿐 아니라 통합 아키텍처를 사용해 다양한 EDA 벤더 툴과 상호운영성을 구현한다.

ams의 새로운 iPDK v4.10은 고성능 0.35μm 공정 기술인 C35 (CMOS), S35 (SiGe-BiCMOS), H35(High-Voltage CMOS)를 지원한다. ams의 iPDK 는 실리콘으로 검증된 디지털, 아날로그, RF 라이브러리 요소들을 모두 갖추고 있으며 저전압 디바이스(3.3V 및 5.0V) 및 다양한 두께의 게이트산화물(gate oxide)을 이용한 고전압 디바이스(10V, 20V, 50V, 120V 디바이스)까지 모든 셋트를 포함해 제공한다.

면적에 최적화된 고밀도 디지털 라이브러리는 3.3V 및 5V뿐만 아니라 디지털&아날로그 IO 라이브러리에 대한 폭넓은 선택 등 두 가지 모두에 적용할 수 있으며 전체 0.35μm 공정 제품군 용도로 이용할 수 있다.

대규모 시뮬레이터 셋트를 위한 완전히 특성화된 시뮬레이션 모델 3가지 용도의 추출(extraction) 및 검증 동작 셋트, 캘리브(Calibre), 아수라(Assura), 자동 레이아웃 디바이스 제너레이터(PyCells)가 포함돼 있다. 따라서 제품 개발자는 자신들이 선택한 EDA 벤더 툴로 ‘최초의 적합한’ 설계가 적용된 플러그앤플레이(plug-and-play) 방식의 툴 셋트를 이용할 수 있다.

새로운 iPDK는 ams의 업계 선도적인 벤치마크 디자인 환경(힛킷:hitkit)에 기반하며 특수 공정 C35, H35, S35로 이용할 수 있다. iPDK는 키사이트(Keysight) EEsof EDA ADS(Advanced Design System) 2016.01과 시높시스 갤럭시 커스텀 디자이너(Synopsys Galaxy Custom Designer) 2014.12 테스트를 통과해 검증받았다.



댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글 0
0 / 400
댓글쓰기
계정을 선택하시면 로그인·계정인증을 통해
댓글을 남기실 수 있습니다.